Search Results:

최대 800MHz SARC+ DSP(640KB L1, 512KB 공유 L2 SRAM, 120-lead LQFP_EP)

SARC+ 핵심 인프라 ▶ 600(최대) 또는 800MHz(최대) 코어 클럭 주파수 ▶ 640KB 온칩 레벨 1(L1) SRAM 메모리(패리티 포함)로 짧은 지연 시간 성능 향상 ▶ 32비트, 40비트 및 64비트 부동 소수점 지원 ▶ 32비트 고정점 ▶ 바이트, 짧은 단어, 단어, 긴 단어 주소 메모리 ▶ 512KB 온칩 레벨 2(L2) SRAM(ECC 보호 기능 포함) - 많은 사용 사례에서 외부 메모▶ 리 불필요 시스템 저전력에 최적화된 1레벨 3(L3) 인터페이스로 DDR3(1.35V 지원 DDR3L 장치 지원) SDRAM 장치에 16비트 인터페이스 제공 고급 하드웨어 가속기 ▶ 코어 클럭 주파수로 실행되는 향상된 FIR/IIR 오프로드 엔진을 통해 처리 성능 향상 ▶ OTP를 사용하는 보안 암호화 엔진 강력한 DMA 시스템 다음을 포함한 혁신적인 디지털 오디오 인터페이스(DAI) ▶ TDM 및 I2S 모드를 지원하는 8배 전체 SPORT 인터페이스 ▶ 2배 S/PDIF Rx/Tx, 8개의 ASRC 쌍 ▶ 4배 정밀 시계 생성기 ▶ 24 버퍼 기타 주변 연결/인터페이스: ▶ 2x 쿼드 SPI, 1x 옥탈 SPI ▶ MLB 3핀 ▶ I2C 4배, UART 2배 ▶ 범용 타이머 6배, 범용 카운터 1배 ▶ 감시 타이머 2배 ▶ 2ch 12비트 하우스키핑 ADC ▶ GPIO 핀 22개, DAI 핀 24개 ▶ 열 센서 패키지 ▶ 14mm x 14mm 120-리드 LQFP_EP 추가 기능 ▶ 보안 및 보호 ▶ 암호화 하드웨어 가속기 ▶ IP 보호를 통한 빠른 보안 부팅 ▶ 최대 1GHz를 실행하는 향상된 FIR 및 IIR 가속기 ▶ 자동차 용도에 적합한 AEC-Q100

최대 1GHz SARC+ DSP(L1, 1024KB 공유 L2 SRAM, 120-lead LQFP_EP 포함

SARC+ Core infrastructure ▶ 800MHz(최대) 또는 1GHz(최대) 코어 클럭 주파수 ▶ 640KB 온칩 레벨 1(L1) SRAM 메모리(패리티 포함)로 짧은 지연 시간 성능 향상 ▶ 32비트, 40비트 및 64비트 부동 소수점 지원 ▶ 32비트 고정점 ▶ 바이트, 짧은 단어, 단어, 긴 단어 주소 Memory ▶ 1024KB 온칩 레벨 2(L2) SRAM(ECC 보호 기능 포함) - 많은 사용 사례에서 외부 메모리 불필요 ▶ 시스템 저전력에 최적화된 1레벨 3(L3) 인터페이스로 DDR3(1.35V 지원 DDR3L 장치 지원) SDRAM 장치에 16비트 인터페이스 제공 Advanced Hardware Accelerators ▶ 코어 클럭 주파수로 실행되는 향상된 FIR/IIR 오프로드 엔진을 통해 처리 성능 향상 ▶ OTP를 사용하는 보안 암호화 엔진 Powerful DMA System Innovative Digital Audio Interface (DAI) includes: ▶ TDM 및 I2S 모드를 지원하는 8배 전체 SPORT 인터페이스 ▶ 2배 S/PDIF Rx/Tx, 8개의 ASRC 쌍 ▶ 4배 정밀 시계 생성기 ▶ 24 버퍼 기타 주변 연결/인터페이스: ▶ 2x 쿼드 SPI, 1x 옥탈 SPI ▶ MLB 3핀 ▶ I2C 4배, UART 2배 ▶ 범용 타이머 6배, 범용 카운터 1배 ▶ 감시 타이머 2배 ▶ 2ch 12비트 하우스키핑 ADC ▶ GPIO 핀 22개, DAI 핀 24개 ▶ 열 센서 패키지 ▶ 14mm x 14mm 120-납 LQFP_E 추가 기능 ▶ 보안 및 보호 ▶ 암호화 하드웨어 가속기 ▶ IP 보호를 통한 빠른 보안 부팅 ▶ 최대 1GHz를 실행하는 향상된 FIR 및 IIR 가속기 ▶ 자동차 용도에 적합한 AEC-Q100

광대역 채널라이저를 포함한 쿼드, 16비트, 12 GSPS RF DAC

▶ 유연한 재구성 가능한 공통 플랫폼 설계 ▶ 4개의 DAC 코어가 다양한 DSP 및 바이패스 데이터 경로에 연결 ▶ 싱글, 듀얼 및 쿼드 밴드 지원 ▶ 데이터 경로 및 DSP 블록은 완전히 바이패스 가능 ▶ 멀티칩 동기화가 포함된 온칩 PLL ▶ 외부 RF 클럭 입력 옵션(Off Chip PLL) ▶ 최대 12GSPS의 DAC 샘플링 속도 ▶ JESD204C를 사용하여 최대 12 GSPS의 데이터 전송 속도 ▶ 8GHz까지 사용 가능한 아날로그 대역폭 ▶ 12 GSPS에서의 DAC 성능 ▶ 최대 출력 전류 범위: 7mA ~ 40mA ▶ 2톤 IMD3(-7dBFS/톤당): -78.9dBc ▶ 노이즈 스펙트럼 밀도(NSD), 3.7GHz에서의 단일 신호음: -155.1dBc/Hz ▶ FSSDR(Firsic Free Dynamic Range), 3.7GHz에서 단일 신호음: -70dBc ▶ 다양한 디지털 기능 ▶ 선택 가능한 보간 필터 ▶ 구성 가능한 디지털 업 변환(DUC) ▶ 미세 복합 DUC 8개 및 거친 복합 DUC 4개 ▶ DUC당 48비트 NCO(숫자 제어 발진기) ▶ 미세하고 거친 DUC를 바이패스하는 옵션 ▶ 데이터 경로당 프로그래밍 가능한 지연 ▶ 디지털 사전 왜곡(DPD) 지원 전송 ▶ 미세 DUC 채널 게인 제어 및 지연 조정 ▶ 수신 등화를 위한 프로그래밍 가능한 192 탭 PFIR 필터 ▶ GPIO를 통해 로드된 4가지 프로파일 설정 지원 ▶ AGC(Automatic Gain Control) 지원 수신 ▶ 빠른 AGC 제어를 위한 짧은 대기 시간으로 빠른 감지 ▶ 느린 AGC 제어를 위한 신호 모니터 ▶ 전용 AGC 지원 핀 ▶ 보조 기능 ▶ 빠른 주파수 호핑 ▶ DDS(직접 디지털 합성) ▶ 지연 시간이 짧은 디지털 루프백 모드(데이터 경로 수신) ▶ 데이터 경로를 전송하도록 NCO를 라우팅할 수 있습니다. ▶ 파워앰프 다운스트림 보호 회로 ▶ 온칩 온도 모니터링 장치 ▶ 유연한 GPIOx 핀 ▶ TDD 절전 옵션 ▶ 세르데스 JESD204B/JESD204C 인터페이스 ▶ 최대 24.75Gbps의 8개 차선 ▶ 최대 15.5Gbps와 호환되는 JESD204B ▶ 최대 24.75Gbps와 호환되는 JESD204C ▶ 실제 또는 복잡한 디지털 데이터(8비트, 12비트, 16비트 또는 24비트) 지원 ▶ 15 mm × 15 mm, 0.8 mm 피치의 324 볼 BGA